燧原科技專注人工智能領(lǐng)域云端算力平臺(tái),致力為人工智能產(chǎn)業(yè)發(fā)展提供普惠的基礎(chǔ)設(shè)施解決方案,提供自主知識(shí)產(chǎn)權(quán)的高算力、高能效比、可編程的通用人工智能訓(xùn)練和推理產(chǎn)品。其創(chuàng)新性架構(gòu)、互聯(lián)方案和分布式計(jì)算及編程平臺(tái),可廣泛應(yīng)用于泛互聯(lián)網(wǎng)、傳統(tǒng)行業(yè)(金融、交通、電力、醫(yī)療、工業(yè)等)以及新基建等三大業(yè)務(wù)方向。
招聘職位:
AI框架開發(fā)工程師(北京)
工作職責(zé):
1.支持主流ML框架的對(duì)接:Tensor Flow, Pytorch ,ONNX, one Flow
2.添加,維護(hù)框架層的優(yōu)化pass
3.開發(fā)與完善深度學(xué)習(xí)框架系統(tǒng)軟件
4.與其他軟硬件團(tuán)隊(duì)配合使能燧原的各類和各代DTU芯片5.跟蹤/分析/評(píng)估各主流開源深度學(xué)習(xí)框架,
5.參與自研人工智能芯片系統(tǒng)軟件棧的整體設(shè)計(jì)和實(shí)現(xiàn),性能調(diào)優(yōu)。
基本要求:
1.計(jì)算機(jī)/電子信息類專業(yè)碩士及以上學(xué)歷
2.有扎實(shí)的C/C++/Python編程能力
3.對(duì)計(jì)算機(jī)體系結(jié)構(gòu)有深刻理解
4.理解深度學(xué)習(xí)理論,熟悉Tensor flow/ Caffe/ Pytorch/ MX Net/ Paddle Paddle/one Flow等至少一種開源深度學(xué)習(xí)框架
5.有較強(qiáng)的快速學(xué)習(xí)能力,良好的團(tuán)隊(duì)合作能力和溝通能力
6.流利的英語(yǔ)閱讀、寫作能力
AI計(jì)算處理器架構(gòu)師(北京)
工作職責(zé):
你會(huì)成為云計(jì)算處理器架構(gòu)團(tuán)隊(duì)的成員,專注于機(jī)器學(xué)習(xí)以及高性能計(jì)算領(lǐng)域,和軟硬件及各架構(gòu)師團(tuán)隊(duì)合作,參與下列工作
1.分析機(jī)器學(xué)習(xí)算法和網(wǎng)絡(luò),高性能計(jì)算庫(kù),端到端場(chǎng)景中的計(jì)算需求
2.從性能、編程模型、編譯器支持、計(jì)算效率、能耗比等角度,通過芯片、模型等手段,分析計(jì)算需求中現(xiàn)有架構(gòu)的短板
3.通過軟硬件協(xié)同定義設(shè)計(jì)的方式,探索可能的改進(jìn)機(jī)會(huì)、新設(shè)計(jì)方向
4.通過數(shù)學(xué)分析模型、架構(gòu)模型、微架構(gòu)模型的途徑,對(duì)新改進(jìn)機(jī)會(huì)、新設(shè)計(jì)方向進(jìn)行原型探索和證明
5.定量比較分析不同方案的性能、成本、功耗等各角度之間的平衡得失,為關(guān)鍵設(shè)計(jì)決策提供定量依據(jù)
6.經(jīng)過原型證明后,定義架構(gòu)設(shè)計(jì)文檔、指令集設(shè)計(jì)文檔、分析報(bào)告、原型編程代碼等架構(gòu)交付物和說明文件,指導(dǎo)硬件微架構(gòu)設(shè)計(jì)和驗(yàn)證
7.和軟件團(tuán)隊(duì)、算法團(tuán)隊(duì)、產(chǎn)品團(tuán)隊(duì)等公司其他團(tuán)隊(duì)合作,指導(dǎo)公司長(zhǎng)期在機(jī)器學(xué)習(xí)和高性能計(jì)算的架構(gòu)發(fā)展方向。
職位基本要求:
計(jì)算機(jī)科學(xué)與技術(shù)或者電子工程等相關(guān)專業(yè)的碩士生或博士生,有著計(jì)算機(jī)體系結(jié)構(gòu)方向上扎實(shí)的知識(shí)技能基礎(chǔ)。
SOC項(xiàng)目管理分析師(上海)
工作職責(zé):
1.負(fù)責(zé)協(xié)助進(jìn)行SOC開發(fā)項(xiàng)目的項(xiàng)目管理工作,追蹤項(xiàng)目完成端到端閉環(huán)
2.負(fù)責(zé)SOC項(xiàng)目集群和組織的歷史數(shù)據(jù)的收集、分析和優(yōu)化建議
3.負(fù)責(zé)項(xiàng)目管理工具的開發(fā)、優(yōu)化、維護(hù)和推廣實(shí)踐
4.協(xié)助項(xiàng)目管理流程的規(guī)范與改進(jìn)
5.為其他項(xiàng)目管理目標(biāo)和團(tuán)隊(duì)管理目標(biāo)提供支持和幫助'
基本要求:
1.優(yōu)秀本科/碩士應(yīng)屆畢業(yè)生,微電子/電子信息/集成電路等專業(yè)優(yōu)先
2.具備基本的芯片開發(fā)的知識(shí),在學(xué)校有過相關(guān)開發(fā)經(jīng)驗(yàn)的優(yōu)先
3.快速學(xué)習(xí)能力
4.優(yōu)秀的邏輯思維能力與問題分析能力
5.優(yōu)秀的溝通、組織和協(xié)調(diào)能力
6.優(yōu)秀的中英文交流與寫作能力
7.掌握腳本語(yǔ)言(Perl/Python/VBA等)、并對(duì)文本處理和數(shù)據(jù)庫(kù)操作有實(shí)踐經(jīng)驗(yàn)者優(yōu)先
AI芯片FPGA原型驗(yàn)證工程師
工作職責(zé):
1.負(fù)責(zé)超大規(guī)模AI芯片的FPGA原型設(shè)計(jì)和驗(yàn)證;
2.參與原型驗(yàn)證系統(tǒng)方案討論,制定驗(yàn)證計(jì)劃;
3.采用硬件開發(fā)語(yǔ)言,設(shè)計(jì)FPGA邏輯和ASIC代碼移植,開發(fā)FPGA驗(yàn)證系統(tǒng);
4.負(fù)責(zé)測(cè)試用例的開發(fā)與系統(tǒng)調(diào)試,并協(xié)助QA完成全功能測(cè)試覆蓋;
5.詳細(xì)的開發(fā)文檔和驗(yàn)證測(cè)試文檔輸出。
基本要求:
1.微電子,電子,計(jì)算機(jī)等相關(guān)專業(yè)碩士及以上學(xué)歷;
2.熟悉主流廠商的FPGA芯片,深入理解現(xiàn)代FPGA基本原理和架構(gòu);
3.熟悉FPGA設(shè)計(jì)開發(fā)流程;
4.熟練使用Verilog/VHDL等硬件描述語(yǔ)言,熟悉相關(guān)仿真綜合軟件;
5.具有C語(yǔ)言基礎(chǔ);
6.積極樂觀,主動(dòng)好學(xué),有責(zé)任心及良好的團(tuán)隊(duì)合作精神。
來源鏈接:
http://campus.51job.com/enflame2022/post.html
信息來源于網(wǎng)絡(luò),如有變更請(qǐng)以原發(fā)布者為準(zhǔn)。
為防止簡(jiǎn)歷投遞丟失請(qǐng)抄送一份至:boshijob@126.com(郵件標(biāo)題格式:應(yīng)聘職位名稱+姓名+學(xué)歷+專業(yè)+中國(guó)博士人才網(wǎng))
中國(guó)-博士人才網(wǎng)發(fā)布
聲明提示:凡本網(wǎng)注明“來源:XXX”的文/圖等稿件,本網(wǎng)轉(zhuǎn)載出于傳遞更多信息及方便產(chǎn)業(yè)探討之目的,并不意味著本站贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,文章內(nèi)容僅供參考。